AI驱动的设计应用
"Synopsys 是唯一可提供经过硅验证的MTP NVM IP 解决方案供应商,该方案不仅满足我们的性能、功耗和成本要求,还可以轻松移植到目标制程工艺。"
Richard Sowell
威诚公司工程设计总监
业务
威诚公司采用芯片物理层防克隆功能(PUF)技术构建安全和认证解决方案。威诚团队自成立以来便利用PUF技术进行集成电路(IC)的设计与测试,并开发出一套实用的独特技术,超越了威诚从MIT获得独家授权的初始 IP 。
挑战
DesignWare® IP 解决方案
优势
概览
威诚致力于通过PUF技术构建安全及认证解决方案,该技术可为半导体IC实现三项基本功能:
小型PUF电路非常适用于受成本和功耗约束的RFID设备。威诚正在利用PUF 为多种RFID 认证应用提供出色的安全特性,主要体现在四类解决方案中,包括:
"Synopsys 提供的积极帮助是确保我们按时推出芯片的关键。感谢新思科技团队及时迅速的支持,使我们能够满足严格的上市时间要求。"
Richard Sowell
威诚公司工程设计总监
领先的DesignWare IP解决方案
SiS 为其最新的 HDTV 处理器设计制定了宏伟的目标:
为了能够支持包括近场通信(NFC)设备在内的移动应用, 威诚基于PUF的Vera M1 RFID混合信号IC必须包含非易失性存储器(NVM)IP ,以实现读写功能。威诚制定了具体的IP选择标准:他们选择的IP要满足RFID环境对于功耗和尺寸的要求。同时,由于威诚的设计采用180nm制程工艺,因此也需要相同工艺节点的IP 。威诚曾考虑使用某家IP 供应商的产品,但该产品迫使威诚将设计移植到该供应商所选用的制程工艺中,这样会导致威诚无法使用已有的 IP 。事实上,威诚真正需要的是,IP 供应商能够将IP 快速、便捷地移植到威诚所指定的工艺节点上,并且不会延误其严格的交付期限。
Synopsys 的DesignWare AEON NVM IP针对功耗进行了优化,可以满足高频(HF)无源RFID 标签的要求,适用于业界成本效益高的RF工艺。实践证明,DesignWare AEON NVM IP是威诚理想的选择。威诚需要减少设计的尺寸以降低成本,同时提高性能(耐写次数达 10K 次)并降低功耗,而Synopsys可靠的NVM IP 与上述需求完全吻合,正是威诚所需要的高效解决方案。此外,Synopsys 的 NVM IP 在业内久经考验,并已被成功移植到与威诚要求类似的工艺节点上,因此显著降低了移植过程中的性能风险和时间风险。
高质量 IP 与卓越的技术支持
Synopsys高质量的、经过硅验证的DesignWare AEON NVM IP 可以确保威诚的设计能够一次成功。
Synopsys可将其IP移植到指定的制程工艺中,这使得威诚能够复用以前的设计,减少了重复工作并节省了设计时间。此外,威诚还借助第三方来完成芯片的最终集成,这样,Synopsys、威诚的工程设计团队以及第三方合作伙伴紧密配合,共同完成了高质量的设计。威诚公司工程设计总监Richard Sowell指出:"Synopsys的IP团队对我们的需求有着深入的理解,他们迅速地对IP移植要求进行了评估,并在整个集成过程中提供全程的技术支持。"
Synopsys通过提供全面的产品技术文档以及专业、迅速的技术支持,使威诚简化了DesignWare AEON MTP NVM的集成工作,并帮助威诚在其混合信号设计中实现了芯片设计的又一次成功。"Synopsys的IP在我们的器件中表现出了很高的性能和质量,我们对此非常满意,并希望在未来的项目中继续保持与Synopsys的合作关系,"Richard Sowell表示。
"Synopsys 高质量的DesignWare AEON MTP NVM IP可以轻松集成到片上系统(SoC)中,使我们的设计能够一次通过。"
Richard Sowell
威诚公司工程设计总监